Algorithme génétique  Architecture logicielle  Architecture multi-Cœur  Architecture multicoeur adaptable  Architecture reconfigurable  Atpg  Automobile  Basse consommation  Caches  Calcul reconfigurable  Circuits intégrés  Circuits intégrés à faible consommation  Co-Design  Co-conception matériel-logiciel  Co-simulation  Code Correcteur D’erreur  Commande automatique  Commande électrique  Conception de circuits intégrés  Conception système  Consommation d'énergie  Consommation d’énergie  Contrainte énergétique  Contrôle moteur  Cycles thermiques  DfT  Efficacité énergétique  Estimation  Exploration de l'espace de conception  FGPA-Système sur puce  FPGAs  Fiabilité  Filtrage adaptatif et dynamique  Fpga  Hardware/software codesign  Haute température  Hiérarchie de mémoire  Hiérarchie mémoire  Imagerie motrice  Industrie -- Consommation d'énergie  Interface cerveau machine  Interface de réseau optique  L'efficacité énergétique  Llc  Microprocesseurs  Microprocesseurs multi-coeurs  Microélectronique  Middleware  Modèles mathématiques  Modélisation thermique  Multicoeur  Multiplexage en longueur d'onde  Optimisation  Ordinateurs  Ordonnancement  Ordonnancement spatio-Temporel  Ordonnancement temps réel  Ordonnancement temps-Réel  Performance  Placement de tâches  Processeur Multicoeur  Processeurs  Programmation  Reconfigurable  Reconfiguration  Reconfiguration  Reconfiguration Dynamique Partielle  Reconfiguration dynamique et partielle  Reconfiguration dynamique partielle  Relocation de bitstreams  Robotique  Réseaux logiques programmables par l'utilisateur  Réseaux optiques sur puce  Réseaux sur puce  Service apériodique  Slack stealing  Statistiques  Stt-Mram  Synthèse de haut niveau  Système ICM embarqué  Système d'exploitation  Système d'exploitation temps réel  Système d’exploitation  Système embarqué  Système sur puce  Système-sur-puce  Systèmes d'exploitation  Systèmes de télécommunications à large bande  Systèmes embarqués  Systèmes embarqués  Systèmes informatiques  Systèmes sur puce  Systèmes, Conception de  Temps réel  Temps-réel  Test des microprocesseurs  Test fonctionnel  Test structurel  Test à fréquence nominale  Tests fonctionnels  Thèses et écrits académiques  Tolerance aux fautes  Traitement de données hautdébit  Tâche matérielle  Vol de temps creux  Économies d'énergie  Électroencéphalographie  

Daniel Chillet a rédigé la thèse suivante :


Daniel Chillet dirige actuellement la thèse suivante :


Daniel Chillet a dirigé les 4 thèses suivantes :


Daniel Chillet a été président de jury des 6 thèses suivantes :

SYAM - Systèmes Automatiques et Micro-Électroniques
Soutenue le 18-10-2018
Thèse soutenue

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 28-09-2017
Thèse soutenue
STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 10-07-2017
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 21-10-2016
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 05-07-2016
Thèse soutenue

Daniel Chillet a été rapporteur des 6 thèses suivantes :

Automatique et Informatique Appliquée
Soutenue le 26-10-2017
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 21-10-2016
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 05-07-2016
Thèse soutenue
STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 29-03-2016
Thèse soutenue


Daniel Chillet a été membre de jury des 4 thèses suivantes :

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 14-01-2014
Thèse soutenue