AFDX  Access dynamique au spectre  Actionneurs  Afdx  Allocation des ressources  Analyse compositionnelle  Analyse de délai de bout en bout  Analyse de flots de données  Analyse de l’ordonnançabilité  Apériodique  Architecture -- Informatique  Architecture avionique  Architecture des réseaux d'ordinateurs  Architecture logicielle  Architecture multi-coeurs  Architecture orientéee ressource  Architectures embarquées  Asynchronisme  Automobile  Automobiles -- Équipement électronique  Autostar  Avb  Avionique  Avionique modulaire intégrée  Avions -- Conception et construction  BLS  Certification  Changement de mode  Circuits asynchrones  Commande en temps réel  Communication -- Analyse de réseau  Communication multi-Canal  Commutation wormhole  Consommation d'énergie  Contraintes énergétiques  Couche Physique  Coût de la préemption  Criticalité mixte  Criticité mixte  Dimensionnement  Dimensionnement de files d'attente  Déclenchement temporel  Délai de communication de bout en bout  Délai de transmission pire cas  Développement  Edf  Effacement énergétique  Embarqué  Ethernet  Evénements  Exigence de bout-en-bout  Fluctuation d'énergie  Fonction de demande  Gestionnaires de réseaux  Graphe orienté acyclique  Graphes, Théorie des  Génie logiciel  Hyperviseur  IEEE 802.15.4  IMA distribuée  Ieee 802.15.4  Informatique autonome  Informatique organique  Intelligence ambiante  Intelligence artificielle répartie  Interfaces entrées/sorties  Internet  Ip  Java  Java  LTR  La consommation d'énergie Adaptif  La radio logiciel  Langage de programmation  Logiciel  Logiciel de contrôle  Logiciels -- Développement  Maillé  Microgrid  Mils  Modèles mathématiques  Modélisation de système temps réel  Multicœur  Multiprocesseur  Multiprocesseurs  Multiprocessors  Network calculus  Network on Chip  Optimisation  Ordonnancement  Ordonnancement  Ordonnancement  Ordonnancement en-ligne  Ordonnancement hors-ligne  Ordonnancement multiprocesseur  Ordonnancement partitionné  Ordonnancement temps réel  Ordonnancement temps-Réel  Parallelisme  Parallèlle  Partitionnement  Passerelles  Pire temps d'exécution  Placement des tâches  Planification -- Informatique  Processeur Multicoeur  Processeur multi-coeurs  Qualité de Service  Qualité de Service  Qualité de service  RTSJ  Radio cognitive  Radio logicielle  Restauration de connectivité  Réseau  Réseau AFDX  Réseau sur puce  Réseau temps réel  Réseaux  Réseaux d'information  Réseaux de capteurs  Réseaux de capteurs et d'actuateurs sans-fils  Réseaux de capteurs sans fil  Réseaux de neurones artificiels et procédure de vote  Réseaux des capteurs sans fil  Réseaux définis par logiciel  Réseaux embarqués avioniques  Réseaux neuronaux  Réseaux électriques intelligents  SDN  SOA  Semi-Partitionnement  Soa  Standard OSEK  Sti  System on Chip  Systemes embarques  Système temps réel  Système temps réel distribué  Systèmes adaptatifs  Systèmes autonomiques  Systèmes conversationnels  Systèmes d'exploitation  Systèmes de transport intelligent  Systèmes embarqués  Systèmes embarqués  Systèmes enfouis  Systèmes informatiques -- Mesures de sûreté  Systèmes informatiques  Systèmes microélectromécaniques  Systèmes temps réel  Systèmes temps-réel embarqués  Systèmes virtuels  Systèmes à entrées multiples et à sorties multiples  Systèmes à paramètres répartis  Sécurité  Série temporelle  TSN  Taches indépendantes  Temps réel  Temps réel  Temps réel dur  Thèses et écrits académiques  Théorie de file d'attente  Théorie de l'ordonnancement  Théorie des valeurs extrêmes  Tolérance aux fautes  Tolérance aux pannes  Traitement réparti  Transports publics  Tâches dépendantes  V2i  Validation  Validation temporelle  Virtualisation  Virtualisation des fonctions réseau  Vétronique  Économies d'énergie  Électricité -- Distribution  Énergie  Énergies renouvelables  Éthernet  Études de faisabilité  

Laurent George a rédigé la thèse suivante :


Laurent George dirige actuellement les 2 thèses suivantes :

Informatique
En préparation depuis le 01-10-2018
Thèse en préparation

Informatique
En préparation depuis le 01-12-2016
Thèse en préparation


Laurent George a dirigé les 13 thèses suivantes :


Laurent George a été président de jury des 6 thèses suivantes :

Réseaux, Télécommunications, Systèmes et Architecture
Soutenue le 05-04-2017
Thèse soutenue
Réseaux, télécommunications, système et architecture
Soutenue le 29-09-2015
Thèse soutenue

Laurent George a été rapporteur des 11 thèses suivantes :

Réseaux, Télécommunications, Systèmes et Architecture
Soutenue le 12-12-2017
Thèse soutenue
STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 10-07-2017
Thèse soutenue
Réseaux, Télécommunications, Systèmes et Architecture
Soutenue le 05-04-2017
Thèse soutenue

Laurent George a été membre de jury des 3 thèses suivantes :

Informatique
Soutenue le 21-06-2016
Thèse soutenue