Thèse soutenue

Étude, fabrication et caractérisation de transistors CMOS double grille planaires déca-nanométriques

FR  |  
EN
Auteur / Autrice : Julie Widiez
Direction : Mireille MouisMaud Vinet
Type : Thèse de doctorat
Discipline(s) : Micro et nanoélectronique
Date : Soutenance en 2005
Etablissement(s) : Grenoble INPG

Résumé

FR  |  
EN

Les transistors MOSFETs sont les piliers de l'industrie des micro- et nano-technologies. Depuis plus de 40 ans, la réduction des dimensions du transistor a permis la croissance exponentielle de cette industrie. Cependant, aujourd'hui, le transistor MOS conventionnel sur substrat massif se heurte à des limitations physiques. Pour prolonger la vie du transistor MOS deux voies sont étudiées : l'introduction de nouveaux matériaux et de nouvelles architectures. L'architecture à plusieurs grilles est reconnue comme l'alternative la plus prometteuse pour atteindre les spécifications des derniers nœuds technologiques. Dans ce contexte, ce travail porte sur l'étude, la fabrication et la caractérisation de transistors double grille (DG) planaires de dimensions déca-nanométriques. Pour la première fois, nous avons démontré l'intégration de transistors DG planaires à grille métallique jusqu'à 10nm de longueur de grille. La fabrication des transistors DG planaires auto-alignés et non auto-alignés est détaillée. Une caractérisation électrique approfondie permet de montrer le fort potentiel de cette architecture en termes de contrôle électrostatique, de courant débité et de mobilité. La co-intégration avec des transistors simple grille facilite la comparaison. Par une étude du couplage électrostatique, nous démontrons que le désalignement des grilles a un impact négatif sur les caractéristiques sous le seuil des transistors. Finalement, une étude approfondie est portée sur la grille métallique en nitrure de titane TiN et en siliiure de tungstène WSix.