Thèse soutenue

Elaboration d'une nouvelle méthodologie de conception des circuits intégrés radiofréquences basée sur l'utilisation du temps de propagation des opérateurs logiques élémentaires : application à la synthèse d'oscillateurs CMOS polyphasés

FR
Auteur / Autrice : Anne Spataro
Direction : Pascal Fouillat
Type : Thèse de doctorat
Discipline(s) : Électronique
Date : Soutenance en 2001
Etablissement(s) : Bordeaux 1

Mots clés

FR

Mots clés contrôlés

Résumé

FR

Cette thèse s'intéresse à l'intégration des synthétiseurs de fréquence en technologie CMOS VLSI. Il est montré que l'intégration des architectures classiques dans ces technologies rend très difficile l'obtention des performances exigées en terme de bruit de phase et de consommation. Dans ce mémoire, une nouvelle architecture de synthétiseur est proposée, elle utilise une structure double boucle dans laquelle la seconde boucle est remplacée par un convertisseur de signaux. Ce convertisseur utilise une méthodologie de conception originale basée sur l'utilisation du temps de propagation des opérateurs logiques élémentaires et appelée Delay Oriented Design (DOD). Deux prototypes de convertisseurs ont été réalisés, le premier en technologie CMOS 0,8um d'AMS fournit des signaux autour de 250MHz et le deuxième en technologie CMOS 0,25um de STMicroelectronics est dédié à la réalisation d'un synthétiseur UMTS. Ces prototypes ont montré que la méthodologie DOD permet de répondre efficacement aux exigences des systèmes radiocommunications numériques. D'autres réalisations DOD sont présentées, elles montrent que la méthodologie DOD ne s'applique pas seulement aux circuits intégrés radiofréquences.