Thèse de doctorat en Traitement du signal
Sous la direction de Michel Corazza.
Soutenue en 2000
à Rennes 1 .
Le domaine de la conception de circuits est depuis tres longtemps domine par le concept du synchronisme. Ce concept est mis en uvre par un recallage de toutes les operations a des instants precis et independants des donnees manipulees. Il se traduit au niveau des composants de base par la necessite de decoreller le temps de fonctionnement du composant et les donnees le traversant. Ceci conduit a ne considerer qu'un seul temps de fonctionnement en globant tous les cas de figure : on parle alors de temps pire-cas. Cette modelisation simple du fonctionnement des operateurs de base a permis l'emergence d'outils informatiques d'aide a la conception. Toutefois, lorsqu'on observe le fonctionnement reel d'un composant, il s'avere qu'il existe une marge ouvrant des perspectives interessantes aussi bien sur le plan des performances que sur le plan de la consommation electrique des circuits. C'est cette potentialite qu'exploitent les circuits asynchrones. Par ailleurs, offrant egalement la possibilite de resoudre certains problemes lies a la conception synchrone tels que les defauts de synchronisation ou les pics de consommation d'energie. Nous etudions dans cette these la mise en uvre d'une methodologie de synthese de haut niveau des circuits asynchrones. Tenant compte du caractere evenementiel de leur fonctionnement, nous etudions et redefinissons certains concepts lie a la synthese de haut niveau : ordonnancement, assignation statique et dynamique. Notre technique d'ordonnancement basee sur celui des ordonnancements par liste, fait appel a des heuristiques que nous avons definies pour satisfaire les contraintes imposees par le concept de l'asynchronisme. L'assignation (affectation d'une operation a un operateur physique) proposee
Pas de résumé disponible.