Thèse de doctorat en Sciences de l'ingénieur
Sous la direction de Francis Devos.
Soutenue en 1985
à Paris 11 , en partenariat avec Université de Paris-Sud. Faculté des sciences d'Orsay (Essonne) (autre partenaire) .
Il s'agissait ici de répondre à un certains cahier des charges : concevoir et réaliser un système d'acquisition analogique-numérique rapide de fréquence d'échantillonnage égale à 100 MHz ur 8 bits de résolution, sa capacité mémoire totale atteignant 8 K octets. De plus, ce système fut doté d'une fonction de type "burst" permettant de ne coder que certaines parties temporelles du signal d'entrée et d'une fonction dite de taille mémoire permettant de fixer à l'avance le volume mémoire total de l'acquisition. Cet appareillage a ainsi été conçu dans le but d'être connecté à un calculateur (l'IN 110 dans notre cas). Nous avons donc utilisé deux convertisseurs flash de 50 MHz 8 bits disposés en "bascule", chacun connecté à une carte mémoire de 4 K octets. La gestion de cet ensemble fut confiée à deux autres cartes notées carte ECL et carte TTL, la première générant les horloges 50 MHz et les ordres d'acquisition, la seconde étant responsable de la logique de "burst" et du dialogue avec le calculateur. Le système ainsi architecturé possède donc 6 cartes électroniques. Il sera utilisé au sein d'un banc d'expérimentation laser.
Design and realization of a system of ad fast acquisition with high performances
Pas de résumé disponible.