28nm CMOS FD-SOI  3D IC  65nm CMOS  : SLAM par optimisation de graphe  ADAS  ASIC  Accès direct mémoire  Adas  Adéquation Algorithme Architecture  Appariement stéréo  Architecture des ordinateurs  Architecture hétérogène  Architecture parallèle  Architecture system-on-chip  Architectures hétérogènes embarquées  Asic  Attention visuelle  Automobiles -- Systèmes d'aide à la conduite  CLASSIFICATION  CUDA  CUDA  Cadence ADE  Calcul distribué  Calcul intensif  Calcul parallèle  Calcul paralèlle  Caméra intelligente  Canal de propagation  Capteur d’image CMOS  Capteurs d'images CMOS  Capture de formes  Circuits intégrés à la demande  Circuits reconfigurables  Classification  Complexité de calcul  Complexité de calcul  Computer vision  Conception au niveau système  Consommation d'énergie  Controle non destructif  Contrôle non destructif  Convertisseurs analogique-numérique  Dispositifs logiques programmables  Effets singuliers  Effets transitoires  Estimation de mouvement  Evaluation de performances  Exploration  Exploration architecturale  FPGA  Fiabilité  Filtres numériques  GPGPU  GPU  Grille de calcul parallèle et hétérogène  HRD  Haskell  Imagerie 2D  Infographie  Ingénierie  Injection de fautes  Itération  KPPV  LOGIQUE-FLOUE  LTE  Logique floue  MIMO  MPSoC  Maillage adapatatif  Manycore  Mise en oeuvre de conception physique  Modèle TNG et 3GPP-LTE  Modèle de calcul DFG  Modèle de programmation  Modèle de vision  Modèles de calcul  Modélisation haut-niveau  Monades  Multi-GPU  Multiprocesseurs  Méthode de Levet Set  NCTR  NoC  Optique NoC  PGPU  PROFIL DISTANCE  Parallélisme  Parallélisme de tâches parallélisme de données  Parallélisme générique  Parcimonie  Pci-e  Perception des visages  Perception visuelle  Problème linéaire inverse  Processeur graphique GPU  Processeurs graphiques  Processeurs généralistes multicoeurs  Processeurs généralistes multicoeurs SIMD  Processeurs à hautes performances  Programmation fonctionnelle  Programmation parallèle  Programmation parallèle  Protection parité  Prototypage  Précision numérique  RADAR  RECONNAISSANCE  Radar -- Applications militaires  Radiocommunications mobiles  Reconstruction 3D  Reconstruction d'image  Reconstruction tomagraphique  RoCE  Réseaux locaux sans fil  Réseaux logiques programmables par l'utilisateur  SIMD  SKILL  Saillance de couleur  Saillance spatio-temporel  Saillance visuelle  Segmentation  Simulateur matériel  Simulation de champ ultrasonore  Simulation de matrice de pixel  Simulation rapide  Smartphone  SoCs hétérogènes  Sondeur canal  Stabilité numérique  Structure de données  Synthèse NoC hybride  Système embarqué  Systèmes de référence spatio-temporels. Journées  Systèmes embarqués  Systèmes embarqués  Systèmes linguistiques, énonciation et discours  Systèmes sur puce  Systèmes à entrées multiples et à sorties multiples  Systèmes, Analyse de  Systèmes, Conception de  Temps réel  Tomographie  Traitement Images  Traitement d'image  Traitement d'images  Traitement de signal et d'images  Traitement du signal  Traitement d’images en temps réel  Traitement parallèle  Variabilité  Vidéos  Vision  Vision artificielle  Vision des couleurs  Vision par ordinateur  WLAN 802.11AC  Xeon Phi  Économies d'énergie  

Dominique Houzet a rédigé la thèse suivante :


Dominique Houzet dirige actuellement les 3 thèses suivantes :

Signal image parole telecoms
En préparation depuis le 01-04-2019
Thèse en préparation

Signal image parole telecoms
En préparation depuis le 11-09-2017
Thèse en préparation


Dominique Houzet a dirigé les 13 thèses suivantes :


Dominique Houzet a été président de jury des 3 thèses suivantes :

Nanoélectronique et nanotechnologie
Soutenue le 19-06-2014
Thèse soutenue

Dominique Houzet a été rapporteur des 9 thèses suivantes :

Electronique et télécommunications
Soutenue le 03-10-2013
Thèse soutenue

STIC. Électronique, microélectronique, nanoélectronique
Soutenue le 30-05-2013
Thèse soutenue


Dominique Houzet a été membre de jury des 2 thèses suivantes :