Conception et optimisation d'une mémoire résistive (RRAM) embarquée basse consommation

par Basma Hijazi (Hajri)

Thèse de doctorat en Sciences pour l'ingénieur

Sous la direction de Hassen Aziza.

Thèses en préparation à Aix-Marseille , dans le cadre de Sciences pour l'ingénieur : Mécanique, Physique, Micro et Nanoélectronique (353) .


  • Résumé

    L’objectif de la thèse est de démontrer les avantages que peuvent apporter l’intégration de mémoires non volatiles résistives dans les applications embarquées basses consommation sur la base d’un circuit mémoire complet. Ces applications présentent des contraintes, largement supérieurs aux contraintes habituelles, en termes d’ultra faible consommation et de sécurité (intégrité, confidentialité des données, notamment dans le domaine de l’e-santé). Un aspect important du travail de thèse est consacré à la fiabilité de ces mémoires aussi bien au niveau circuit qu’au niveau système. Cela passe par la mise en place de techniques de test embraquées au niveau circuit et l’utilisation de code de correcteurs d’erreurs niveau Système. Le sujet de thèse propose deux volets : il s'agit d'abord d'étudier les différentes cellules mémoires résistives les plus assujetties à une utilisation dans un système embarqué basse consommation. Le deuxième volet consistera à élaborer toute la circuiterie de mise en œuvre du plan mémoire construit à partir des cellules élémentaires. L’innovation apportée par cette étude est double : type de cellule mémoire étudié et l’évaluation de la fiabilité de ces mémoires.

    mots clés mots clés

  • X
  • Titre traduit

    Design and Optimization of Low-Power Embedded Resistive Memory (RRAM)


  • Résumé

    The objective of the thesis is to demonstrate the advantages that the integration of resistive non-volatile memories can bring in low-power on-board applications on the basis of a complete memory circuit. These applications present constraints, far greater than the usual ones, in terms of ultra-low consumption and security (integrity, data confidentiality, especially in the field of e-health). An important aspect of the thesis work is devoted to the reliability of these memories both at the circuit level and at the system level. This requires the implementation of embedded test techniques at the circuit level and the use of system level error correcting code. The thesis subject has two components: it is first of all to study the different resistive memory cells most subject to use in a low consumption on-board system. The second part will consist of developing all the circuitry for implementing the memory plane built from elementary cells. The innovation brought by this study is twofold: type of memory cell studied and the evaluation of the reliability of these memories.