Conception de circuit intégré innovant GALS (Globally Asynchronous Locally Synchronous) non-volatil pour application spatiale

par Jeremy Lopes

Projet de thèse en SYAM - Systèmes Automatiques et Micro-Électroniques

Sous la direction de Lionel Torres.

Thèses en préparation à Montpellier , dans le cadre de École Doctorale Information, Structures, Systèmes (Montpellier ; 2015) , en partenariat avec Laboratoire d'Informatique, Robotique et Micro-électronique de Montpellier (laboratoire) depuis le 01-11-2014 .


  • Résumé

    La conception de circuits intégrés robustes aux radiations pour des environnements difficiles comme l'espace est un grand défi pour les chercheurs et les ingénieurs. Les circuits deviennent de plus en plus complexes, les procédés CMOS de plus en plus denses, leur immunité face aux particules diminue drastiquement. Ce travail a pour objectif d'améliorer la robustesse des SoC (System on Chip) contre les attaques de particules ciblant des procédés très avancées. Cela devrait être possible par la combinaison de trois techniques de conception: communication asynchrone, Silicium sur Isolant (SOI), spintronique (MRAM). La combinaison de ces trois techniques devrait donner des d'architectures fondamentalement nouvelles avec des performances plus élevées que ce qui est aujourd'hui disponible en termes de robustesse, mais aussi en termes de vitesse, de consommation et de surface.

  • Titre traduit

    Design of an innovative GALS (Globally Asynchronous Locally Synchronous) non-volatile integrated circuit for space applications


  • Résumé

    The robust integrated circuit design for harsh radiative environments like space is a great challenge for researchers and engineers. The circuits become increasingly complex, the CMOS processes become denser, their immunity to particles decreases drastically. This work aims to improve the robustness of SoC (System on Chip) against radiation attacks targeting particles very advanced processes. This should be possible by the combination of three design techniques: asynchronous communication, Silicon on Insulator (SOI), and spintronics ( MRAM ). The combination of these three techniques should provide fundamentally new architectures with higher performance than is available today in terms of robustness, but also in terms of speed, consumption and area.