ASIP  Accélerateur  Agriculture  Algorithme SC  Algorithme SCAN  Algorithmes d'approximation  Amplificateurs de puissance  Annulation successive  Annulation successive à liste  Annulation sucessive à liste  Architecture -- Informatique  Architecture  Architecture hétérogène  Architecture matérielle  Architecture reconfigurable  Architecture reconfigurable  Architectures Numériques  Arithmétique imprécis  Arithmétique virgule fixe  Arrosage  Assertion  Attaque par rejeu  Auto-Adaptatives  Boot  CMOS  CPM  Calcul approximé  Calcul d'erreur  Calcul distribué  Calcul reconfigurable  Campus responsable  Canaux sélectif en fréquence  Canaux sélectifs en temps et en fréquence  Capteurs  Caractérisation  Changement de rythme d’échantillonnage  Circuits FPGA  Circuits intégrés -- Simulation par ordinateur  Circuits intégrés  Circuits intégrés numériques  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits prédiffusés  Circuits électroniques -- Calcul  Cloud  Co-conception logicielle/matérielle  Codage  Codage du canal  Code convolutif  Code correcteur d’erreurs  Code design  Code non binaire  Codes Correcteurs d’Erreurs  Codes LDPC  Codes LPDC  Codes Polaires  Codes convolutifs  Codes correcteur d'erreurs  Codes correcteurs d'erreurs  Codes correcteurs d'erreurs  Codes de Reed-Solomon  Codes de contrôle à parité de faible intensité  Codes polaires  Codes polaires  Cohérence de cache  Cohérent  Communication  Communication sans fil  Compatibilité des bitstreams  Compensation  Complexité  Comportement chaotique  Compression  Conception de signaux  Conception des circuit numérique  Configuration  Consommation d'énergie  Consommation énergétique  Continuous Phase Modulation  Convergence  Convertisseur analogique-numérique  Convertisseurs analogique-numérique  Corps de Galois  Corps finis  Correction d'erreur  Couche physique  Couche physique  Cryptographie  D'optimisation de coût  Debug  Dispositifs logiques programmables  Données -- Compression  Drones  Débit d'information  Débogage  Décodage itératif  Décodeur K-Best  Décodeur LDPC  Décodeur Turbo  Décodeur logiciel  Décodeurs itératifs  Décodeurs sphériques  Démodulation de données  Détection  Détérioration  EXIT chart  Efficacité spectrale  Embarqué  Entrelacement de données  Entrelaceur ARP  Erreur  Erreurs résiduelles  Estimation canal  Estimation de canal  Estimation de puissance  Exploration d'architecture  Exploration de données  FPGA  FPGAs  Facteurs graphes  Fiabilité  Fouille de donnée  Fpga  Front-end numérique  GALILEO  GIRA  Galileo, Système  Galois, Théorie de  Gestion mémoire  Gnu  GreenOFDM  Guerre électronique  Génération de code  HCI  HLS  Hardware  Haut débit  IEEE 802.11  IMD  INL  Implémentation  Implémentation ASIC  Implémentation FPGA  Implémentation matérielle  Imprécisions  Informatique -- Appareils et matériel  Informatique dans les nuages  Internet des objets  Intervalles de confiance  LDPC  LDPC codec  LUT  Ldpc  Linéarisation  Linéarisation aveugle  Lut  MIMO  MMSE-IC  MPSoC  Mesure de consommation d'un circuit  Migration de tâches matérielles  Modulation  Modulation  Modulation BICM  Modulation codée  Modulation numérique  Modulation par impulsions codées  Modèles  Modélisation  Modélisation de l’erreur  Moniteur  Multiplexage  Multiplexage par répartition orthogonale de la fréquence  Multiprocesseurs  Mémoire Distribuée  Mémoire partagée répartie  NBTI  NS-FAIDs  Noncohérent  Ofdm  Opérateurs approximés  Ordonnancement de tâches matérielles  Overlay FPGA  Papr  Parallélisation  Parallélisme  Placement mémoire  Plateforme Virtuelle  Réseaux logiques programmables par l'utilisateur  Simulation  Synchronisation  Synthèse de haut niveau  Systèmes de communication sans fil  Systèmes de télécommunications à large bande  Systèmes embarqués  Systèmes informatiques -- Mise en oeuvre  Traitement du signal  Transistors  Turbo-codes  Télécommunications -- Trafic  Télédétection  

Christophe Jego a rédigé la thèse suivante :


Christophe Jego dirige actuellement les 5 thèses suivantes :

Electronique
En préparation depuis le 22-01-2020
Thèse en préparation

Electronique
En préparation depuis le 11-10-2017
Thèse en préparation


Christophe Jego a dirigé les 6 thèses suivantes :


Christophe Jego a été président de jury des 11 thèses suivantes :

Sciences et sciences de l’ingénieur
Soutenue le 24-09-2014
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 06-07-2012
Thèse soutenue


Christophe Jego a été rapporteur des 12 thèses suivantes :

Informatique et Télécommunication
Soutenue le 25-11-2019
Thèse soutenue

Télécommunications (STIC)
Soutenue le 06-11-2019
Thèse soutenue
Signal, Image, Vision
Soutenue le 09-10-2019
Thèse soutenue

Réseaux, Télécommunications, Systèmes et Architecture
Soutenue le 15-12-2015
Thèse soutenue
STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 13-06-2013
Thèse soutenue

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 19-12-2012
Thèse soutenue

Christophe Jego a été membre de jury des 5 thèses suivantes :

SYAM - Systèmes Automatiques et Micro-Électroniques
Soutenue le 08-12-2015
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 04-12-2012
Thèse soutenue