AMS  Alimentations  Anneaux auto-séquencés  Applications  Asynchrone  Automate fini déterministe  Baisse consommation  Bayes  Bond graphs  Boucle à verrouillage de phase  Boucles d'asservissement de phase  Calcul stochastisque  Cao  Capteur  Capteur d'images  Capteurs optiques  Chevaux de Troie Matériels  Circuit  Circuit asynchrone  Circuit intégré propre à une application  Circuits Asynchrones  Circuits Asynchrones Quasi-Insensibles aux Délais  Circuits asynchrones  Circuits intégrés  Circuits intégrés analogiques numériques  Circuits intégrés numériques  Circuits intégrés tridimensionnels  Circuits intégrés à faible consommation  Circuits malicieux  Clock gating  Communication temps-réel  Communication ultra large bande  Compatibilité électromagnétique  Conception analogique  Conception basse consommation  Conception pour la sécurité  Consommation électrique  Contrôle de la grille arrière  Contrôle de performances  Contrôleurs asynchrones  Contrôleurs distribués  Conversion Tension-Temps  Convertisseur Temps-Numérique  Convertisseurs analogique-numérique  Cps  Cryptographie  Cryptographie appliquée  Diagrammes de décision multi-valués  Douala  Désynchronisation  Echantillonnage non-uniforme  Economie d'énergie  Efficacité Énergétique  Faible Puissance  Faible bruit de phase  Faible consommation  Fd-Soi  Fdsoi  Filtrage RIF  Filtrage RII  Flot automatique  Flot de conception  Flot de conception pour la faible consommation  Fpga  Générateurs de nombres aléatoires  Image  Impementations du TDC sur ASIC et FPGA  Implant médical  Inférence  Inférence bayésienne  Intégration monolithique en 3D  Inverseur complémentaire  Jitter  Localization de source sonore  Logique Asynchrone  Logique asynchrone  Logique complémentaire  Logique événementielle  MOS complémentaires  Machine probabiliste  Machine à état fini  Mesure du temps  Mesure à la volée  Micropipeline  Microélectronique  Modèle Statistique Unifié pour la 3D  Modèles de calcul  Modélisation  Modélisation haut niveau  Modélisation stochastique  Moniteurs asynchrones  Multiprocesseurs  Neuroscience computationnelle  Neurosciences  Niveaux d’abstraction  Nombres aléatoires  Optimisation logique  Optoélectronique  Oscillateur Auto-Séquencé  Oscillateur commandé en tension  Oscillateur en anneau  Oscillateurs  Oscillateurs asynchrones  Oscillateurs en anneau  Outils industriels  PLL  Photonique  Plasticité de réseau  Plasticité neuronale  Polarisation  Polarisation Adaptative du Substrat  Power gating  Probabilité  Probabilités  Processeur , Adaptation dynamique en tension  Programmation parallèle  Property Specification Language  QDI  Quasi Insensibilité au Delais  Quasi insensibilité aux délais  Raffinement  Recommandations pour le Design 3D  Reconnaissance de formes  Robustesse  Rtl  Réduction des glitchs  Réduction du flot de données  Réseau de portes programmables  Réseaux de capteurs  Réseaux de capteurs sans fils – Consommation électrique , Thèses et écrits académiques  Réseaux logiques programmables par l'utilisateur  Réseaux neuronaux  Signaux mixtes  Silicium sur isolant complétement déplété  Simulation par ordinateur  Simulations 3D avec SPICE  Spectroscopie  Statistique bayésienne  Synthèse  Synthèse de haut niveau  Synthèse haut niveau  SystemC  SystemC AMS  SystemC-AMS  Système embarqué  Systèmes de communication  Systèmes de communication sans fil  Systèmes de sécurité  Systèmes hétérogènes  Systèmes informatiques -- Mesures de sûreté  Systèmes linéaires  Systèmes multiphysiques  Systèmes neuromorphiques  Systèmes sur puce  Systèmes synchrones  Sécurité  Séparation de source sonore  TRNG  Techniques évènementielles  Technologie UTBB-FDSOI  Technologies Nanométriques  Temps de simulation  Temps réel  Traitement d'images -- Techniques numériques  Traitement du signal -- Techniques numériques  Traversée de niveaux  Upf  VCO  Variabilité du circuit 3D  Vérification  Vérification basée sur les assertions  Échantillonage non-Uniforme  Échantillonnage  Échantillonnage non-Uniforme  Échantillonnage par traversée de niveaux  Économies d'énergie  Électornique asynchrone  Électronique de puissance  Électronique numérique  Événementiel  Événements  

Laurent Fesquet a rédigé la thèse suivante :


Laurent Fesquet dirige actuellement les 6 thèses suivantes :

Nano electronique et nano technologies
En préparation depuis le 14-01-2019
Thèse en préparation

Nano electronique et nano technologies
En préparation depuis le 01-10-2018
Thèse en préparation

Nano electronique et nano technologies
Soutenue le 11-07-2019
Thèse en préparation

Nano electronique et nano technologies
Soutenue le 02-07-2019
Thèse en préparation

Nano electronique et nano technologies
Soutenue le 20-11-2019
Thèse en préparation


Laurent Fesquet a dirigé les 26 thèses suivantes :

Nanoélectronique et nanotechnologie
Soutenue le 25-11-2019
Thèse soutenue
Mathématiques et Informatique
Soutenue le 12-12-2016
Thèse soutenue
Nanoélectronique et nanotechnologie
Soutenue le 27-06-2016
Thèse soutenue
Sciences et technologie industrielles
Soutenue le 02-12-2011
Thèse soutenue


Laurent Fesquet a été rapporteur des 3 thèses suivantes :

Electronique et communications
Soutenue le 09-04-2013
Thèse soutenue