Thèse soutenue

Conception robuste de circuits numériques à technologie nanométrique

FR  |  
EN
Auteur / Autrice : Gutemberg Gonçalves Dos Santos Junior
Direction : Lirida Alves de Barros NavinerJean-François Naviner
Type : Thèse de doctorat
Discipline(s) : Electronique et Communications
Date : Soutenance le 06/09/2012
Etablissement(s) : Paris, ENST
Ecole(s) doctorale(s) : École doctorale Informatique, télécommunications et électronique de Paris
Jury : Président / Présidente : Habib Mehrez
Examinateurs / Examinatrices : Gilles Deleuze
Rapporteurs / Rapporteuses : Luis Entrena Arrontes, Raoul Velazco

Résumé

FR  |  
EN

Avec l'augmentation de la probabilité de fautes dans les circuits numériques, les systèmes développés pour les environnements critiques comme les centrales nucléaires, les avions et les applications spatiales doivent être certifies selon des normes industrielles. Cette thèse est un résultat d'une cooperation CIFRE entre l'entreprise Électricité de France (EDF) R&D et Télécom Paristech. EDF est l'un des plus gros producteurs d'énergie au monde et possède de nombreuses centrales nucléaires. Les systèmes de contrôle-commande utilisé dans les centrales sont basés sur des dispositifs électroniques, qui doivent être certifiés selon des normes industrielles comme la CEI 62566, la CEI 60987 et la CEI 61513 à cause de la criticité de l'environnement nucléaire. En particulier, l'utilisation des dispositifs programmables comme les FPGAs peut être considérée comme un défi du fait que la fonctionnalité du dispositif est définie par le concepteur seulement après sa conception physique. Le travail présenté dans ce mémoire porte sur la conception de nouvelles méthodes d'analyse de la fiabilité aussi bien que des méthodes d'amélioration de la fiabilité d'un circuit numérique.