Thèse soutenue

Modélisation, simulation et vérification de circuits numériques asynchrones dans le standard SystemC v2. 0. 1

FR  |  
EN
Auteur / Autrice : Antoine Sirianni
Direction : Marc RenaudinLaurent Fesquet
Type : Thèse de doctorat
Discipline(s) : Micro et nanoélectronique
Date : Soutenance en 2004
Etablissement(s) : Grenoble INPG

Résumé

FR  |  
EN

Suivant les recommandations de l'ITRS 2003, il convient de s'intéresser aux circuits numériques asynchrones pour préparer l'avenir de la conception des circuits numériques. Sur le plan théorique, nous établissons le théorème de l'insensibilité aux délais des circuits numériques asynchrones. Pour spécifier un circuit numérique asynchrone par un programme faisant abstraction des délais, il faut et il suffit que le circuit vérifie trois propriétés fondamentales, que nous appelons propriétés d'insensibilité aux délais, persistance, sûreté et vivacité. Sur le plan pratique, nous choisissons le standard SystemC v2. 0. 1 de conception de systèmes numériques pour élaborer le premier modèle de circuits numériques asynchrones instrumenté pour la vérification des propriétés d'insensibilité aux délais intégré dans un standard de conception de systèmes numériques. Nous mettons ce modèle en œuvre sur des exemples de taille réduite, mais significatifs, avant d'élargir la perspective.