Architecture de récepteurs radiofréquences dédiés au traitement bibande simultané

par Ioan Burciu

Thèse de doctorat en Télécommunications

Sous la direction de Daniel Barbier.

Soutenue en 2010

à Villeurbanne, INSA .


  • Résumé

    Dans le contexte d’utilisation dirigée par la mobilité, ainsi que par une demande de débits croissante, l’utilisation de récepteurs radiofréquences agiles en fréquence est devenue incontournable. L’objectif de cette thèse est de proposer des solutions techniques et capables d’améliorer le compromis performance-consommation des récepteurs radiofréquence capables de traiter simultanément deux signaux qui occupent des spectres de fréquence disjointes. Dans un premier temps, l’étude bibliographiques menée sur les architectures de ce type de recepteurs souligne l’utilisation systèmatique d’une structure très gourmande en termes de consommation : l’empilement de chaînes de réception, chacune dédiée au traitement d’une unique bande de fréquence. Afin de limiter la consommation électrique due au processus de parallélisation des différentes étapes de traitement, dans la deuxième partie de ce travail, une nouvelle architecture de récepteur à chaîne de traitement unique est proposée. Différentes études permettent de réaliser une évaluation théorique des gains en termes de performances, ainsi que de consommation électrique, suite à l’utilisation de l’architecture proposée à la place de l’empilement de chaînes de réception dédiée. La validation de ces études théoriques se fait par le biais de simulations ADS (Agilent Technologies), mais aussi via la mesure et le test en utilisant un démonstrateur physique d’un récepteur capable de traiter simultanément un signal 802. 11g et un signal UMTS. Ces différentes études souligne la forte sensibilité de la qualité de réception du terminal implantant l’architecture proposée aux défauts IQ des blocs de translation orthogonale en fréquence

  • Titre traduit

    Radiofrequency receivers capable of simultaneous biband processing


  • Résumé

    In a mobility oriented context, where the demand of higher throughputs is always present, the use of frequency agile RF receivers has become common. The objective of this theses is to propose technical solutions capable to tackle the issue of the performance-power consumption trade-off of RF receivers dedicated to a simultaneous dual RF band processing. In the beginning, the conclusions of a bibliographic study of the architectures used for this type of receivers underlines the high power consumption due to the use of an processing chain stack-up architecture, where each frequency band is processed by a dedicated front-end. Several RF receiver architectures have been proposed, prototyped and tested. The common point of all these architectures is the use of a unique processing chain (front-end) in order to simultaneously process two independent RF bands. The conclusions of the different studies that have been done show that the proposed solutions represent good alternatives to the processing chain stack-up due to the better performance-power consumption trade-off offered

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 1 vol. (197 p.)
  • Annexes : Bibliogr. p. 191-197

Où se trouve cette thèse ?

  • Bibliothèque : Institut national des sciences appliquées (Villeurbanne, Rhône). Service Commun de la Documentation Doc'INSA.
  • Disponible pour le PEB
  • Cote : C.83(3616)
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.