Conception d'une chaîne de traitement analogique de signaux vidéo en technologie CMOS basse tension pour applications aux instruments d'observation de la Terre

par Pierre Laquerre

Thèse de doctorat en Conception des circuits micrélectroniques et microsystèmes

Sous la direction de Marc Lescure.

Soutenue en 2007

à Toulouse, INPT .


  • Résumé

    Cette thèse traite de l'intégration de chaînes vidéo pour le traitement de signaux issus de capteur CCD, dans le cadre des instruments d'observation de la Terre. L'accent est mis sur le composant central de ces chaînes, le double-échantillonnur corrélé. La solution générale retenue est l'intégration des fonctions dans des circuits intégrés spécifiques (ASIC) analogiques dans des technologies CMOS sub-microniques basse-tension. Nous proposons une nouvelle architecture de double-échantillonneur corrélé à sensibilité réduite aux injections de charges, une comparaison de structures d'amplificateurs opérationnels à utiliser à l'intérieur de cette architecture ainsi qu'une discussion sur les amplificateurs symétriques et les buffers à grande précision. Ces travaux sont validés par la réalisation d'un ASIC analogique en technologie CMOS 0. 35 [mu]m (0;3. 3V) occupant 200*300 [mu]m sur la puce et consommant 12 mW.

  • Titre traduit

    Design of analog video processing chain in low-voltage CMOS technology for application to earth observation instruments


  • Résumé

    This thesis is about integration of CCD signals video processing chains for earth observation instruments. Its main focus is the central part of such chains, the correlated double-sampler stage. The overall approach that has been selected is the integration of the different functions into analog application-specific integrated circuits (ASIC) using low-voltage submicronic CMOS technologies. We propose a new correlated double sampler stage architecture with reduced sensibility to charge injections, comparison of several operationnal amplifiers architecture for use in this architecture and a discussion on symetric amplifiers and high-precision buffers. Results are validated through a demo ASIC made in CMOS 0. 35 [mu]m technology (0;3. 3V) with a size of 200*300 [mu]m and a 12 mW consumption.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 1 vol. (XVIII-121 p.)
  • Annexes : Bibliogr. p. 119-121

Où se trouve cette thèse ?

  • Bibliothèque : École nationale supérieure d'électrotechnique, d'électronique, d'informatique, d'hydraulique et des télécommunications. Bibliothèque.
  • Disponible pour le PEB
  • Cote : 07INPT029H/2
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.