Flot de conception hiérarchique d'un système hétérogène : Prototypage virtuel d'un réseau d'interconnexion optique intégré

par Matthieu Brière

Thèse de doctorat en Dispositifs de l'électronique intégrée

Sous la direction de Frédéric Gaffiot.


  • Résumé

    Grâce à l'augmentation continuelle de la densité d'intégration, les systèmes intégrés pourront, à brève échéance, comprendre plusieurs dizaines de blocs fonctionnels (coeur de processeur, mémoires, fonctions spécialisées). Les débits globaux de communication entre ces blocs atteindront plusieurs centines de gigabit par seconde. Les architectures classiques des réseaux d'interconnexion, associées aux méthodes classiques de conception des interconnexions, ne permettront pas d'atteindre de tels débits. L'optique intégrée, associée aux techniques de télécommunication optique, fait partie des alternatives susceptibles de dépasser les limites imposées par le transfert de données sur des pistes métalliques classiques. Ce travail a pour objectif d'évaluer les performances (débit, latence, puissance consommée) d'un réseau de communication optique intégré (ONoC - Optical Network on Chip) et de les comparer à celles d'un réseau de communication électrique intégré standard.

  • Titre traduit

    Hierarchical design flow of heterogeneous systems. Virtual prototyping of an optical network on chip


  • Résumé

    Due to ever-increasing integration density , systems on chip will soon be composed of several tens of IP blocks (processor cores, memory blocks, specific digital functions). Global communication throughput between these blocks will reach hundreds of gigabits per second. It will not be possible to achieve this troughput without moving away from traditional network architectures and traditional design methods. Integrated optics is a possible alternative which may overcome the physical limitations of traditional interconnect technology. This work aims to evaluate the achievable performance metrics (throughput, latency, power consumption) of an ONoC (Optical Network on Chip) and to compare it to those of a classical NoC.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 1 vol. (242 p.)
  • Notes : Publication autorisée par le jury
  • Annexes : 140 réf.

Où se trouve cette thèse ?

  • Bibliothèque : Ecole centrale de Lyon. Bibliothèque Michel Serres.
  • Disponible pour le PEB
  • Cote : T2030
  • Bibliothèque : Ecole centrale de Lyon. Bibliothèque Michel Serres.
  • Non disponible pour le PEB
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.