Adéquation granularité opérateur - granularité architecture dans un système de traitement reconfigurable

par Sébastien Favard

Thèse de doctorat en Contrôle des systèmes

Sous la direction de Mohamed Shawky.

Soutenue en 2002

à Compiègne .


  • Résumé

    Les systèmes informatiques dédiés au traitement du signal et de l’image sont de plus en plus équipés de modules câblés pour accélérer les traitements de bas niveau. La cible technologique est souvent les composants programmables de haute densité de types FPGA (Field programmable Gate Array), plate-forme intéressante pour le prototypage rapide de nouveaux algorithmes, étant donné leur fort potentiel de parallélisme à un grain très fin et de la possibilité de leur reprogrammation. Nous avons étudié d’une manière approfondie des composants FPGA actuels afin d’améliorer l’appariement de la granularité d’un opérateur au grain matériel habituellement constaté sur ces familles de composants. L’approche traditionnellement ‘descendante’ dans la procédure de l’adéquation algorithme architecture nous oblige actuellement à apparier la granularité des opérations de base constituant le traitement implanté, à la granularité des blocs logiques internes de ces composants. Le principal inconvénient de cette approche est l’obtention de blocs fonctionnels dont le délai de traversée dépasse le délai imparti pour respecter le synchronisme du modèle d’exécution. De plus, le taux d’occupation des ressources de calcul et de routage s’en trouve diminué. Dans nos travaux, nous avons proposé d’emprunter plutôt une approche ‘ascendante’, où une optimisation de l’assemblage des cellules de base des composants reconfigurables a été mise au point, plus adaptée au grain des opérateurs constaté dans les fonctions de traitement du signal et de l’image de bas niveau. Une réduction des ressources de l’ordre de 30% a été réalisée par exemple pour des opérateurs de multiplication d’une constante par une variable ou pour la structure d’un additionneur de base. L’ensemble des résultats obtenus a permis d’introduire un axe supplémentaire d’optimisation ‘sub-opérateur’ pour les algorithmes de traitement du signal implantés en matériel, sur une plate-forme reconfigurable.


  • Pas de résumé disponible.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 124 p.
  • Notes : Publication autorisée par le jury
  • Annexes : Bibliogr. p. 117-124

Où se trouve cette thèse\u00a0?

  • Bibliothèque : Université de Technologie de Compiègne. Service Commun de la Documentation.
  • Disponible pour le PEB
  • Cote : 2002 FAV 1428

Cette version existe également sous forme de microfiche :

  • Bibliothèque : Université de Lille. Service commun de la documentation. Bibliothèque universitaire de Sciences Humaines et Sociales.
  • Non disponible pour le PEB
  • Cote : 2002COMP1428
  • Bibliothèque : Université Paris-Est Créteil Val de Marne. Service commun de la documentation. Section multidisciplinaire.
  • PEB soumis à condition
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.