Développement d'outils CAO pour la synthèse de circuits intégrés analogiques

par Hervé Mathias

Thèse de doctorat en Sciences. Dispositifs de l'électronique intégrée

Sous la direction de Michel Le Helley.

Soutenue en 1996

à l'Ecully, Ecole centrale de Lyon .


  • Résumé

    La cr2ation d'outils CAO specifiques pour l'automatisation du dessin des masques de circuits integres analogiques est devenue un enjeu important, particulierement dans le domaine des telecommunications, afin de pouvoir realiser rapidement des circuits mixtes comportant a la fois des parties logiques et analogiques. Ces outils specifiques doivent minimiser la surface totale occupee tout en assurant le bon fonctionnement final du circuit. Cette these presente donc deux logiciels originaux qui sont partie integrante d'un systeme complet de dessin des masques automatique pour les circuits integres analogiques. Le premier permet de dessiner des transistors mos dont la forme globale peut etre definie par l'utilisateur de maniere a ce qu'ils s'inserent mieux dans l'ensemble du circuit. Le second est un routeur analogique qui permet de realiser les interconnexions entre tous les composants du circuit tout en prenant en compte de maniere globale tous les elements parasites introduits (capacites et resistances). Ces deux outils ont permis l'introduction de nouvelles methodes de dessin des masques et ont ete completement integres dans un environnement de cao afin de donner un maximum de controle a l'utilisateur.

  • Titre traduit

    CAD tools'design for analog integrated circuits'layout


  • Pas de résumé disponible.


  • Résumé

    The design of specific CAO tools for analog integrated circuits' automatic layout has become necessary, especially in the field of telecommunications, so that Analog / Digital circuits may be implemented very quickly. These specific tools have to minimize the total area used and to insure that the circuit will work properly at the end. This thesis describes two new softwares which belong to a complete system for analog integrated circuits'automatic layout. The first one generates MOS transistors whose global shape may be defined by the designer so that the component fits well in the entire layout. The second one is an analog router which draws the necessary interconnections between all the cells in the circuit and takes into account all the present parasitic elements (resistors and capacitances). New layout methodologies have been introduced in these two tools which have been fully integrated in a CAD environment so that the user has as much control as possible over the obtained results.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 140 p.
  • Notes : Publication autorisée par le jury
  • Annexes : 59 réf.

Où se trouve cette thèse\u00a0?

  • Bibliothèque : Ecole centrale de Lyon. Bibliothèque Michel Serres.
  • Disponible pour le PEB
  • Cote : T1619
  • Bibliothèque : Ecole centrale de Lyon. Bibliothèque Michel Serres.
  • Non disponible pour le PEB
  • Cote : T1619
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.