Etude et realisation vlsi d'un circuit accelerateur pour la recherche dans les bases de donnees relationnelles respectant la norme sql1

par MONGIA MHIRI

Thèse de doctorat en Sciences appliquées

Sous la direction de A. GREINER.

Soutenue en 1993

à Paris 6 .

    mots clés mots clés


  • Résumé

    Notre objectif est d'accelerer la recherche dans les bases de donnees relationnelles par une architecture specialisee simd. Un premier prototype implante en vlsi, rapid0, de notre processeur presente des limitations importantes dans les fonctionnalites offertes et dans la realisation du circuit. Cette conception n'a pas permis d'avoir des informations fiables sur la surface du circuit ni sur ses performances. Ceci nous a conduit a la decision de refondre entierement la conception dans rapid1. Cette nouvelle version est compatible avec le langage standard sql1. Avec des instructions de haut niveau semantique, le sequencement dans le circuit est complexe. D'ou la disproportion de la surface entre la memoire et la logique de sequencement. Le circuit est implante en standard-cell avec une technologie cmos 1,2 um avec deux niveaux de metal, il est constitue de 83. 300 transistors. Il permet de comparer 10 mcaracteres/s. La surface d'un chip (2 pes) est de 136,7 (mm)(mm), sa puissance de dissipation statique est de 11,6 watts a 10 mhz et sous une tension 5v


  • Pas de résumé disponible.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 179 P.
  • Annexes : 104 REF.

Où se trouve cette thèse ?

  • Bibliothèque : Université Pierre et Marie Curie. Bibliothèque Universitaire Pierre et Marie Curie. Section Biologie-Chimie-Physique Recherche.
  • Accessible pour le PEB
  • Bibliothèque : Centre Technique du Livre de l'Enseignement supérieur (Marne-la-Vallée, Seine-et-Marne).
  • Disponible pour le PEB
  • Cote : PMC RT P6 1993
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.