Architectures de décodage des codes convolutionnels

par Yufeng Zhang

Thèse de doctorat en Électronique, traitement du signal, codes correcteurs

Sous la direction de Pierre Csillag.

Soutenue en 1993

à Toulouse, INPT .


  • Résumé

    Ce memoire presente les etudes sur les architectures de decodage des codes convolutionnels, a savoir l'algorithme de viterbi et l'algorithme sequentiel a pile. Apres une analyse globale du decodeur de viterbi, deux nouvelles architectures paralleles adaptees a une implantation vlsi sont presentees. Leurs performances sont etudiees. Le decodage sequentiel a pile systolique est introduit et etudie. Le principe et la structure de la pile systolique sont analyses. Un schema de concatenation avec le code de reed-solomon est propose en vue de recuperer les blocs debordes dans le decodage sequentiel a pile

  • Titre traduit

    Decoding architectures of convolutional codes


  • Pas de résumé disponible.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : XVIII-216 p.
  • Notes : Publication autorisée par le jury
  • Annexes : Bibliogr. p. 207-216

Où se trouve cette thèse\u00a0?

  • Bibliothèque : Bibliothèque Diderot Sciences (Lyon).
  • Disponible pour le PEB
  • Bibliothèque : École nationale supérieure d'électrotechnique, d'électronique, d'informatique, d'hydraulique et des télécommunications. Bibliothèque.
  • Disponible pour le PEB
  • Cote : 93INPT060H/1

Cette version existe également sous forme de microfiche :

  • Bibliothèque : Université Grenoble Alpes (Saint-Martin d'Hères, Isère). Bibliothèque et Appui à la Science Ouverte. Bibliothèque universitaire Joseph-Fourier.
  • Non disponible pour le PEB
  • Cote : MF-1993-ZHA
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.