Conception des circuits temporels ultra-rapides : 1, simulateur MACPRO : 2, modèle FET très grand signal

par Achour Ouslimani

Thèse de doctorat en Physique

Sous la direction de Guy Vernet.

Soutenue en 1989

à Paris 11 .


  • Résumé

    Cette thèse présente un ensemble d'approches pour la simulation, la modélisation et la caractérisation de circuits mettant en ouvre des transistors fets picosecondes. La validation de l'étude est basée sur une comparaison constante entre mesures et simulations de la réponse temporelle grand signal d'un mesfet picoseconde. L'objectif principal est la prévision précise du temps de montée et des formes d'ondes des circuits ultra-rapides en régime de commutation

  • Titre traduit

    Design of ultra fast time-domain circuits : 1, MACPRO simulator : 2, very large signal FET model : 3, experimental step-response of a picosecond FET and generation of a fast and large amplitude step


  • Résumé

    This thesis presents original approaches for simulation, modeling and characterization of circuits exploiting picosecond FETs. The study is validated through a constant comparison between measurements and simulations of the large signal time domain response of a picosecond FET. The main goal is the accurate prediction of the rise time and wave shapes in ultra fast switching circuits. The study includes:1- Design of a novel time simulator MACPRO (MACromodular simulation with PROpagation) which exploits the method of characteristics and macromodeling for the treatment of propagation effects along single or coupled transmission lines (chapter I). 2- The developement of a novel large signal modeling: -a/ A FET electric model whose non linear elements are described directly with numerical 2D look-up tables as a function of the internai bias voltages of the transistor. This description is independent of analytical and mathematical expressions. B/ A novel extraction method which gives an accurate determination of the FET parameters from electric and microwave small signal characterizations. The potential of the HP8510 automatic network anlyser and of an optimization program are exploited for this method (chapter ll). Chapters III and IV present respectively the experimental strong signal step response of a picosecond FET and the generation of a large and fast signal positive step as well as the corresponding results of simulation.

Consulter en bibliothèque

La version de soutenance existe sous forme papier

Informations

  • Détails : 1 vol. (V-147 p.)
  • Notes : Publication autorisée par le jury
  • Annexes : Bibliogr. en fin de chapitres

Où se trouve cette thèse ?

  • Bibliothèque : Université Paris-Sud (Orsay, Essonne). Service Commun de la Documentation. Section Sciences.
  • Disponible pour le PEB
  • Cote : 0g ORSAY(1989)262
  • Bibliothèque : Centre Technique du Livre de l'Enseignement supérieur (Marne-la-Vallée, Seine-et-Marne).
  • Disponible pour le PEB
  • Cote : TH2014-035537
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.