API standardisées  Accélérateurs matériels  Accélération matérielle  Alimentation en énergie  Analyse  Analyse de traces d'applications  Arbres  Architecture logicielle  Architecture matérielle  Architecture multi-coeurs  Architectures de mémoire distribuées  Architectures multi-Cœurs  Assertions  Benchmarking  Calcul  Calcul distribué  Calcul intensif  Certification  Changement de contexte  Circuits intégrés  Circuits intégrés numériques  Circuits intégrés à faible consommation  Clock Domain  Clock intent  Cloud  Co-design  Communication  Communication interprocessus  Composants électroniques  Conception et vérification de faible consommation  Conception haut-Niveau  Configuration  Contexte  Distribué  Domaines d’alimentation  Exploration de l'espace de conception  FPGA  Finance  Fpga  Gestion et vérification de l'arbre d'horloge  Gpu  Génération automatique  HLS  Hierarchie mémoire  Hls  Hpc  Hétérogène  Imagerie spectrale  Ingénierie dirigée par les modèles  Instruments financiers  Interfaces  La tolérance aux fautes  Logiciel embarqué  Logiciels -- Développement  Logiciels  MCAPI  MPSoC  Microprocesseurs multi-coeurs  Microélectronique  Migration de tâche  Migration de tâches  Modélisation / Simulation  Modélisation des données  Multiprocesseurs  Mécanismes matériels  Méthodologie de conception  NOC  Niveau transactionnel  NoC  Normes  Normes de conception basse consommation  OpenCL  Ordonnancement  Performance logicielle  Photographie multibande  Plateformes d'émulation  Preuve de programme  Processeurs graphiques  Programmable  Programmation orientée objets  Protocole basé sur SNMP  Prototypage  Prototypage  Prédiction de mode de puissance  Reconfigurable  Référenciation  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux sur puce du futur  Simulateur  Simulation par ordinateur -- Logiciels  Solution de gestion d’énergie éfficace en énergie  Solution matérielle/logicielle  Support des communications  Symbolique  Synthèse  Synthèse d'architecture  Synthèse de haut niveau  Système embarqué  Système monopuce  Systèmes d'exploitation  Systèmes embarqués  Systèmes sur puce  Systèmes sur Puce  Systèmes sur puce  Sémantique  Tolérance aux fautes  Traitement du signal -- Techniques numériques -- Appareils et matériel  Traitement du signal  Émulation  Évaluation de NoC  

Frédéric Rousseau a rédigé la thèse suivante :


Frédéric Rousseau dirige actuellement les 2 thèses suivantes :

Nano electronique et nano technologies
En préparation depuis le 01-10-2018
Thèse en préparation

Nano electronique et nano technologies
Soutenue le 02-10-2018
Thèse en préparation


Frédéric Rousseau a dirigé les 10 thèses suivantes :


Frédéric Rousseau a été président de jury des 4 thèses suivantes :

Informatique
Soutenue le 10-07-2013
Thèse soutenue

Frédéric Rousseau a été rapporteur de la thèse suivante :


Frédéric Rousseau a été membre de jury de la thèse suivante :