ASIC  ASIC [Application Specific Integrated Circuit]  Adéquation algorithme-architecture [AAA]  Aes  Algorithme  Algorithme de Viterbi  Architecture arborescente  Architecture reconfigurable  Architecture système  Arithmétique des ordinateurs  Arithmétique redondante  Attaques en faute  Basse consommation  Cao  Capteurs d'images CMOS  Chiffrement  Chiffrement authentifié  Circuit intégré  Circuit intégré prédiffusé programmable  Circuit logique programmable  Circuits intégrés  Circuits intégrés analogiques numériques  Circuits intégrés numériques  Circuits intégrés à très grande échelle  Circuits logiques  Circuits électroniques  Compilateur reciclable  Composants électroniques  Conception basse consommation  Conception numérique  Conception physique  Contre-mesures  Contre-mesures électroniques  Convertisseurs analogique-numérique  Cryptographie  Cryto-processeur reconfigurable  Création de la spécification  Câblée  Densité de courant  Dessin des masques  Dispositifs logiques programmables  Distribution de Wigner-Ville  Défauts  Détection d'erreur  Détection de défaut  Détection d’erreur  Développement des bibliothèques/IPs  Economie d'énergie  Electromigration  Environnement de conception VLSI  Estimation de l'énergie  Estimation matériel-logiciel  Exploration d'architecture  Exploration de données  Extraction des données  FPGA  FPGA  FPGA arborescents  FPGA mesh  FPGA mesh of clusters  FPGAs  Fiabilité  Filtre à réponse impulsionnelle finie [filtre RIF]  Flot de conception  Fpga  Gestion de la puissance  Générateur paramétrable  Générateurs de composants virtuels  Implémentation temps réel embarquée  Informatique  Injection des fautes  Integration 3D  Interconnexions  Itératif  Jeu d'instructions générique  Langages de programmation  Loi de Rent  MOS complémentaires  MPSoC  Mesures de sûreté  Modèle thermique  Modèles d'énergie  Modélisation de haut niveau  Multi-FPGA  Multiplexage  Multiplexage temporel  Méthodologie de conception  Nanotechnologie  Nid de boucles  NoC  Optimisation  Optimisations arithmétiques  Opérateurs arithmétiques  Ordinateurs -- Accès -- Contrôle  Ordonnancement  Ordonnancement  Parallélisme  Parallélisme  Partionnement  Partitionnement  Pathfinder  Placement  Plateforme de conception  Protection de l'information  Protection de l'information  Prototypage  Prototypage  Radio logicielle  Reconfiguration  Reconfiguration sécurisé  Redondance  Redondance  Redondance matérielle  Redondance modulaire triple  Représentation en quadrature  Représentation temps-fréquence [RTF]  Routage  Routage adaptif  Routeurs virtuels  Réduction des glitchs  Réseaux d'interconnexion  Réseaux d'ordinateurs  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux sur puce  Seu  Simulation cycle précis  Spécification unifiée  Structure arborescente  Structure matricielle  Sur mesure  Synthèse de chemins de données  Systèm C  Système embarqué  Systèmes informatiques -- Mesures de sûreté  Systèmes sur puce  Sécurité  TSV  Temps réel  Temps réel  Thèses et écrits académiques  Tolerance aux fautes  Tolérance aux fautes  Tolérance aux fautes  Topologie du réseau  Traitement du signal numérique  Vérification  Échantillonnage  Électronique numérique  

Habib Mehrez a dirigé les 21 thèses suivantes :

Informatique et Micro-Electronique
Soutenue en 2013
Thèse soutenue

Informatique et micro-électronique
Soutenue en 2009
Thèse soutenue

Informatique et micro-électronique
Soutenue en 2008
Thèse soutenue


Habib Mehrez a été président de jury des 9 thèses suivantes :

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 29-03-2016
Thèse soutenue

Electronique et communications
Soutenue le 14-11-2014
Thèse soutenue
Electronique et communications
Soutenue le 09-04-2013
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 25-09-2012
Thèse soutenue

Habib Mehrez was examiner de la thèse suivante :


Habib Mehrez a été membre de jury des 2 following theses