AADL  ARM  Accélérateur matériel  Accélérateurs hardwares  Algorithmes  Algorithmes et techniques de réduction de la consommation énergétique  Analyse fonctionnelle de la puissance  Antémémoire  Applications embarqués  Applications vidéo temps-Réel  Architecture MPSoC  Architecture de processeur  Architecture des ordinateurs  Architectures reconfigurables dynamiquement  Architectures reconfigurables parallèles  Automobiles -- Systèmes anticollision  Calcul Parallèle  Chauffage  Circuit logique programmable  Cloud IaaS  Cohérence  Compression Vidéo  Compression vidéo  Consommation d'énergie  Consommation énergétique  Contraintes  Debogage  E/S disque  Echantillonage  Echantillonage aléatoire  Echantillonage représentatif  Efficacité énergétique  Energy efficiency  Environnements de programmation multiprocesseur composants  Epic  Erreurs transitoires  Estimation de la consommation d'énergie  Evaluation de la performance  Evaluation stack  Exploration d'espace de conception  Exploration de l’espace de conception  FPGA  Fiabilité  Fpga  Gestion mémoire  HDD  Hiérarchie de mémoire  Hiérarchie mémoire  Informatique autonomique  Informatique et applications  Ingénierie dirigée par les modèles  Itanium  Langages de description de matériel informatique  Le modèle de programmation hybride  Linux  Linux  MAPE-K  MPSoC  Machine virtuelle  Microprocesseurs multi-coeurs  Modélisation AADL  Modélisation des systèmes  Multimédia  Multiprocesseurs  Mémoire partagée répartie  Niveau transfert de registre  Non Uniform Cache Architecture  Observation  Optimisation  Ordinateurs parallèles  Ordonnancement  Parallélisme  Performances  Phases  Pile d'évaluation  Placement de VM  Processeurs Multicoeurs  Programmation parallèle  Programmation parallèle  Prédiction de phases  Radio logicielle  Re-Exécution  Réseau sur Puce  Réseau-sur-puce  Réseaux de communication  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  SCA  SDR  SSD  Semiconducteurs  Silicium  Simulation  Simulation par ordinateur  Simulation, Méthodes de  Standard H.264/AVC  Stockage hybride  Streaming  Synthèse de haut niveau  SystemC  Système Multiprocesseur sur Puce  Système sur puce  Systèmes Embarqués  Systèmes d'exploitation embarqués  Systèmes distribués  Systèmes embarqués  Systèmes embarqués  Systèmes sur puce  Systèmes sur puce multiprocesseurs  Systèmes transactionnels  Systèmes virtuels  Systémique  Sécurité routière  Technique de simulation au niveau transactionnel  Tolérance aux fautes  Traitement réparti  Transputers  Traçage  Virtual machine  Vliw  Vérification des contraintes  Échantillonnage  Évaluation  

Smail Niar a rédigé la thèse suivante :


Smail Niar dirige actuellement les 3 thèses suivantes :

Informatique
En préparation depuis le 05-01-2017
Thèse en préparation

Informatique
En préparation depuis le 02-12-2016
Thèse en préparation


Smail Niar a dirigé les 10 thèses suivantes :

Ingénierie des systèmes informatiques
Soutenue en 2011
Thèse soutenue

Informatique. Automatique et informatique des systèmes industriels et humains
Soutenue en 2011
Thèse soutenue

Automatique et informatique des systèmes industriels et humains. Embedded systems
Soutenue en 2009
Thèse soutenue

Informatique. Automatique et informatique des systèmes industriels et humains
Soutenue en 2008
Thèse soutenue


Smail Niar a été président de jury des 5 thèses suivantes :

Science et technologie de l'information et de la communication
Soutenue le 03-07-2017
Thèse soutenue

Smail Niar a été rapporteur des 2 thèses suivantes :


Smail Niar a été membre de jury des 2 thèses suivantes :