AES  ASIC  Aes  Algorithme DES  Algorithmes  Analyse de consommation  Analyse de défaillance  Analyse des données  Appareils électroniques -- Protection  Architecture à triple-Caisson  Attaque laser  Attaque par canaux auxiliaires  Attaques  Attaques DPA et CPA  Attaques en Faute  Attaques en faute  Attaques par canaux cachés  Attaques par impulsion de tension  Attaques passives  Authentification  Autotest  Autotest intégré  Bayes  Calcul en mémoire  Calcul stochastisque  Capteurs Laser  Capteurs d'images CMOS  Cartes à mémoire  Cartes à puce  Chemins asynchrones  Chevaux de Troie Matériel  Chevaux de Troie Matériels  Chevaux de Troie matériels  Chevaux de troie matériels  Chiffrement  Circuit intégré 3D  Circuits Intégrés  Circuits asynchrones  Circuits d'horloge  Circuits intégrés  Circuits intégrés numériques -- Conception et construction  Circuits intégrés numériques  Circuits intégrés tridimensionnels  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits numériques  Circuits électroniques -- Calcul  Circuits électroniques  Circuits équivalents  Clé de chiffrement  Compression de données de test  Conception en vue de test  Conception en vue du test  Conception micro éléctronique  Conception sécurisée  Consommation  Consommation d'énergie  Contraintes Temporelles  Contre-Mesures  Contre-mesures  Contre-mesures électroniques  Contrefaçon  Contrefaçons  Contremesures  Contremesures contre les attaques scan  Contremesures matérielles  Convertisseurs analogique-numérique  Criminalité informatique  Cryptographie  Cryptographie à clé publique  Cryptologie  Cyberterrorisme  DFA  Données -- Compression  Dpa  Détection d'erreur  Détection de défaut  Emission de lumière  Emulation  Encryption du canal de test  Essais  Essais  FPGA  Faible consommation  Faisceaux laser  Fiabilité  Flot de vérification  Fonctions non clonables physiquement  Fpga  Glitchs d’Horloge  Gpu  Hardware  Infrastructures de test  Inférence  Injection de fautes  Injection de fautes par Laser  Injection laser  Injections de fautes  Intégrité des circuits intégrés  LASER  Laser  Localisation de portes  MOS complémentaires  Machine probabiliste  Machine à état fini  Mesures de sûreté  Microcontroller sécurisé  Microélectronique  Modèles de fautes  Modélisation électrique  Multi-Coeurs  Méthodologie de conception  Méthodologies  NoC  Ordinateurs -- Accès -- Contrôle  Oscillateurs en anneaux  Outils  Probabilité  Probabilités  Processeurs  Protection de l'information  Prototypage  RTL  Registres sécurisés  Rfid  Robustesse materielle  Routage  Réseaux d'ordinateurs -- Mesures de sûreté  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux sur puce  Rétro-conception partielle  Rétro-ingénierie  SRAM  Side-Channel  Signature électrique  Silicium  Simulation  SoC  Statistique bayésienne  Stimulation Laser  Synthèse de haut niveau  Systèmes d'identification par radiofréquence  Systèmes de sécurité  Systèmes informatiques -- Mesures de sûreté  Systèmes sur puce  Sécurite materielle  Sécurité  Sécurité Matérielle  Sécurité et attaques  Sécurité matérielle  TEE  TSVs  Techniques évènementielles  Technologies avancées  Temps de Calcul  Test  Test des systèmes  Test en ligne  Test et Sécurité  Test intégré  Test structurel  Tolérance aux fautes  Tolérance aux fautes  Traitement du signal -- Techniques numériques -- Appareils et matériel  Traitement optique de l'information  Variation des procédés  Variations de Procédés  Virus informatiques  Vérification formelle  Échantillonage non-Uniforme  Électornique asynchrone  Électronique de puissance  Électronique numérique  

Bruno Rouzeyre dirige actuellement les 3 thèses suivantes :

Calcul en mémoire à fins cryptographiques

par Clément Touzet sous la direction de Bruno Rouzeyre et de Marie-lyse Flottes . - Montpellier

SYAM - Systèmes Automatiques et Micro-Électroniques
En préparation depuis le 01-10-2018
Thèse en préparation

SYAM - Systèmes Automatiques et Micro-Électroniques
En préparation depuis le 01-09-2017
Thèse en préparation

SYAM - Systèmes Automatiques et Micro-Électroniques
Soutenue le 26-11-2018
Thèse en préparation


Bruno Rouzeyre a dirigé les 15 thèses suivantes :

Systèmes automatiques et micro-électroniques
Soutenue le 02-12-2016
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 29-03-2016
Thèse soutenue
Systèmes automatiques et microélectroniques
Soutenue le 14-11-2014
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 14-12-2012
Thèse soutenue

SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 25-09-2012
Thèse soutenue
Automatique, traitement du signal et génie informatique
Soutenue en 2008
Thèse soutenue
Automatique, traitement du signal et génie informatique
Soutenue en 2005
Thèse soutenue

Électronique, optronique et systèmes
Soutenue en 2004
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 2004
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 2002
Thèse soutenue

Électronique, optronique et systèmes
Soutenue en 1999
Thèse soutenue

Électronique, optronique et systèmes
Soutenue en 1999
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 1998
Thèse soutenue


Bruno Rouzeyre a été président de jury des 4 thèses suivantes :


Bruno Rouzeyre a été rapporteur des 10 thèses suivantes :

Mathématiques et Informatique
Soutenue le 12-12-2016
Thèse soutenue
Nanoélectronique et nanotechnologie
Soutenue le 20-10-2016
Thèse soutenue


Bruno Rouzeyre a été membre de jury des 3 thèses suivantes :

Systèmes automatiques et microélectroniques
Soutenue le 30-11-2015
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 18-12-2012
Thèse soutenue