Alimentations  Asynchrone  Attaques en puissance  Attaques matérielles  Bibliothèque de cellules asynchrones  Capteur de vision CMOS  Chevaux de Troie matériels  Circuits asynchrones  Circuits asynchrones – circuits quasi insensibles aux délais – projection technologique – bibliothèque de cellules asynchrones – méthodologie de conception – attaques matérielles – attaques en puissance  Circuits intégrés  Circuits intégrés à faible consommation  Circuits quasi insensibles aux délais  Commande robuste  Communication ultra large bande  Compensation du bruit spatial fixe  Contrefaçon  Contrefaçons  Conversion analogique-numérique  Convertisseurs analogique-numérique  Cryptographie  Diagrammes de décision multi-valués  FPGA  Filtrage RIF  Filtrage RII  Imagerie  Injection de fautes  Intégrité des circuits intégrés  Logique Asynchrone  MOS  Modélisation  Méthodologie de conception  Nanoélectronique  Optimisation logique  Oscillateurs  Oscillateurs en anneaux  Pixels à compresseur logarithmique  Pixels à temps d'intégration  Processeur , Adaptation dynamique en tension  Projection technologique  Quasi insensibilité aux délais  Réseaux de capteurs  Réseaux de capteurs sans fils – Consommation électrique , Thèses et écrits académiques  Réseaux logiques programmables par l'utilisateur  Spectroscopie  Synthèse  Systèmes de communication sans fil  Systèmes de sécurité  Systèmes informatiques -- Mesures de sûreté  Sécurité matérielle  Technologies Nanométriques  Thèses et écrits académiques  Traversée de niveaux  Variation des procédés  Virus informatiques  Échantillonnage  

Marc Renaudin a rédigé la thèse suivante :

Traitement du signal
Soutenue en 1990
Thèse soutenue


Marc Renaudin a dirigé les 32 thèses suivantes :

Micro-électronique
Soutenue en 2003
Thèse soutenue


Marc Renaudin a été membre de jury des 2 thèses suivantes :