@Technologie submicronique  AAA  AIS-31  ASIC  Accumulateurs  Accumulation flottante  Accès multiple par différence de code  Addition pipelinée  Additionneur rapide  Algorithme LLL  Algorithme de Remez  Algorithmes  Algorithmes de faible complexité  Algorithmes optimaux  Algorithmes parallèles  Alimentation en énergie  Antennes-réseaux  Applications dynamiques  Applications mobiles  Approche de la norme l1  Approches hybrides et hiérarchiques  Approximation minimax  Approximation polynomiale  Approximation polynomiale et rationnelle  Architecture -- Informatique  Architecture  Architecture Reconfigurable à Gros Grains  Architecture adaptative  Architecture des ordinateurs  Architecture des réseaux d'ordinateurs  Architecture multi-cœurs reconfigurable  Architectures parallèles évolutives  Arithmétique en virgule fixe  Arithmétique interne des ordinateurs  Arithmétique virgule fixe  Assignation  Asynchrone  Attaque en faute  Attaques électromagnétiques  Bruit aléatoire, Théorie du  CPU  Cache  Calcul  Calcul adaptatif  Calcul des prédicats  Calcul distribué  Calcul intensif  Capteur  Capteur d'images  Capteurs  Capteurs d'activité  Capteurs optiques  Carré  Chemin de données arithmétique  Cinématique  Circuits asynchrones  Circuits intégrés -- Conception assistée par ordinateur  Circuits intégrés -- Simulation par ordinateur  Circuits intégrés  Circuits intégrés numériques  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits logiques  Circuits électroniques  Codage  Codes correcteurs d'erreurs  Codes spatio-temporels distribués  Cohérence  Commande automatique  Commande numérique  Communications pipelinées  Compilateurs de silicium  Compilation  Composantes connexes  Composants électroniques  Composés semiconducteurs  Conception assistée par ordinateur  Configuration  Consommation d'énergie  Contexte  Contrôle dynamique  Conversion Tension-Temps  Convertisseurs de signaux  Cryptographie  DSI  Dilemme du fabricant de table  Domotique  Données -- Compression  Dvfs  Dynamique  Déformation temporelle dynamique  Détection cohérente  Détections de variations  Efficacité énergétique  EnvAdapt  Environnement  Etiquetage  Exponentielle flottante  FDSOI  FFT  FPGA  Fiabilité  Filtres RIF  Filtres adaptatifs  FloPoCo  Formes ternaires  Fourier, Transformations de  Fpga  Fusion de données  GPGPU  Gestion de l'alimentation  Gestion de la consommation  Gpu  Graphique  Grilles  Générateur d'aléa  Générateur de nombres aléatoires  Générateur micro-cinétique  Générateur thermoélectrique  Générateurs de nombres aléatoires  Générateurs thermoélectriques  HarvWSNet  Haute performance  Hiérarchie de mémoire  Hiérarchie mémoire  Hétérogène  Ingénierie des systèmes  Internet des objets  IoT  Jacobi  Jeu d'instructions  Karatsuba-Offman  Langages de description de matériel informatique  Localité des données  Logique asynchrone  Logique multivalente  MMX  MPSoC  Magnétorésistance  Microcontrôleur  Microcontrôleurs  Microprocesseurs  Microprocesseurs multi-coeurs  Microélectronique  Mobile  Modélisation  Modélisation d'un générateur multisource  Modélisation statistique des erreurs de quantification  Monitoring non intrusif d’appareils  Mram  Multi-Coeurs  Multi-Cœurs  Multicoeur  Multimédias  Multiplexage par répartition orthogonale de la fréquence  Multiplication  Multiplication de matrices  Multiplication par pavage  Multiplieur tronqué  Mémoires  Métastabilité  Méthode des différences tabulées  NIST  Nid de boucles parfait  Noeud de réseau  Ofdm  Ondes électromagnétiques  OpenCL  Optimisation combinatoire  Optimisation du dimensionnement  Opérations neutres énergétiques  Ordinateurs -- Fiabilité  Ordinateurs -- Mémoires à accès sélectif  Ordinateurs  Ordonnancement  Ordonnancement  Oscillateur en anneau  Parallélisme  Parallélisme  Petri, Réseaux de  Pipeline pour une fréquence donnée  Plateformes hétérogènes  Point fixe calcul  Reconfiguration  Récupération d'énergie  Réseaux de capteurs  Réseaux de capteurs  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux électriques d'interconnexion  Synthèse de haut niveau  Systèmes de communication sans fil  Systèmes enfouis  Systèmes sur puce  Systèmes à entrées multiples et à sorties multiples  Temps réel  Traitement du signal -- Techniques numériques  Traitement du signal  Télécommunications  Ultra basse consommation  Économies d'énergie  

Olivier Sentieys a rédigé la thèse suivante :

Traitement du signal et télécommunications
Soutenue en 1993
Thèse soutenue


Olivier Sentieys a dirigé les 33 thèses suivantes :

Traitement du signal et télécommunications
Soutenue le 12-04-2017
Thèse soutenue
Traitement du signal et télécommunications
Soutenue le 08-12-2016
Thèse soutenue
Traitement du signal et télécommunications
Soutenue le 08-12-2014
Thèse soutenue
Traitement du signal et télécommunications
Soutenue le 13-10-2014
Thèse soutenue
Traitement du signal et télécommunications
Soutenue le 26-02-2013
Thèse soutenue

Traitement du signal et télécommunications
Soutenue en 2012
Thèse soutenue

Traitement du signal et télécommunications
Soutenue en 2010
Thèse soutenue

Traitement du signal et télécommunications
Soutenue en 2009
Thèse soutenue
Traitement du signal et télécommunications
Soutenue en 2009
Thèse soutenue
Traitement du signal et télécommunications
Soutenue en 2008
Thèse soutenue
Traitement du signal et télécommunications
Soutenue en 2007
Thèse soutenue
Traitement du signal et télécommunications
Soutenue en 2007
Thèse soutenue
Traitement du signal et télécommunications
Soutenue en 2006
Thèse soutenue

Traitement du signal et télécommunications
Soutenue en 2006
Thèse soutenue

Traitement du signal et télécommunications
Soutenue en 2003
Thèse soutenue


Olivier Sentieys a été président de jury des 4 thèses suivantes :


Olivier Sentieys a été rapporteur des 8 thèses suivantes :

Nanoélectronique et nanotechnologie
Soutenue le 27-06-2016
Thèse soutenue
Systèmes Automatiques et Microélectroniques
Soutenue le 12-12-2013
Thèse soutenue
Systèmes automatiques et microélectronique
Soutenue le 11-10-2013
Thèse soutenue

Olivier Sentieys a été membre de jury des 4 thèses suivantes :

SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 30-11-2011
Thèse soutenue